Retour accueil www.BibSciences.org
 
J3eA
Accueil J3eA
Volume 1
Volume 2
Volume 3
Volume 4
 
Ressources
Annuaire de liens
 
Index auteurs
Index mots-clés
Index du site
Plan du site
 
Listes de diffusion. Pour être prévenu par e-mail de la parution de nouveaux articles.
Abonnements

bord
 RessourcesSciences et techniques de l'ingénieurÉlectronique, électrotechnique...J3eA
bord Version imprimable de l'article Version imprimable du résumé de l'article
bord bord bord

Initiation à la conception de circuit numérique avec un langage de modélisation système : SystemC
C. Jégo * ¤ , J. Le Masson ** et E. Piriou ***   (ENST Bretagne)
J3eA - Vol. 4 - 1 (2005).
DOI : 10.1051/bib-j3ea:2005001
Mis en ligne le 09/03/2006.

Article (HTML) Accès réservé


Résumé

L'ENST Bretagne propose dans le cadre de sa formation d'ingénieur, d'approfondir certains domaines d'enseignement tels que la conception et l'intégration de systèmes de télécommunications. Lors de cette spécialisation, les étudiants participent à un module d'initiation à un langage dédié à la modélisation de systèmes hétérogènes. En effet, les systèmes hétérogènes nécessitent l'utilisation d'un flot de conception mixte logiciel/matériel reposant sur un langage système commun. Actuellement, le langage SystemC est le langage de modélisation système qui est le plus couramment employé. Dans ce contexte, Synopsys a commercialisé un environnement de synthèse reposant sur SystemC pour les descriptions matérielles. L'objectif du module intitulé « conception de systèmes » est de familiariser les étudiants avec un environnement de conception de haut niveau reposant sur le langage SystemC. Dans un premier temps, une initiation expérimentale au langage est organisée. Puis, les élèves suivent un projet d'intégration d'une transformée de Fourier rapide favorisant l'expérimentation d'un flot de conception matériel de haut niveau.

Mots-clés : conception de circuit numérique, SystemC, synthèse architecturale et logique, FFT, FPGA.

© EDP Sciences, 2006.


Niveau de connaissances requis. Notions sur la conception de circuit électronique numérique.
Niveau des étudiants. Troisième cycle (troisième année de la formation d'ingénieur de l’ENST-Bretagne).


Plan de l'article

1. Introduction

2. L'option CIST (Conception et Intégration des Systèmes de Télécommmunications) à l'ENST Bretagne

  • 2.1. Organisation de la formation d'ingénieur ENST Bretagne
  • 2.2. L'option CIST

3. Un environnement de conception matériel de haut niveau reposant sur le langage SystemC

  • 3.1. L'initiation au langage SystemC
  • 3.2. L'environnement de conception matériel de haut niveau

4. Expérimentation du flot de conception matériel de haut niveau reposant sur le langage SystemC

  • 4.1. Application cible : la transformée de Fourier rapide FFT
  • 4.2. Raffinement matériel des modèles comportementaux de la FFT 8 points
  • 4.3. Synthèse et intégration de la FFT 8 points

5. Conclusion

Références bibliographiques


 
* Christophe Jégo 1 est Maître de Conférences au département Électronique de l’Ecole National Supérieure des Télécommunications de Bretagne.(ENST Bretagne). Il est membre du groupe algorithmes et circuits pour les communications du laboratoire de Traitement Algorithmique et Matériel de la Communication, de l’Information et de la Connaissance (TAMCIC), unité UMR associée CNRS. Ses travaux de recherche portent sur l’application des méthodologies et des modèles pour la conception et l’exploration des systèmes sur puce au domaine des Turbo Communications.
[email protected]

** Jérôme Le Masson 1 est diplômé de l’École Nationale Supérieure des Télécommunications de Bretagne.(ENST Bretagne). Il est actuellement en thèse dans le groupe algorithmes et circuits pour les communications du laboratoire de Traitement Algorithmique et Matériel de la Communication, de l’Information et de la Connaissance (TAMCIC), unité UMR associée CNRS. Ses travaux de thèse portent sur le traitement itératif des systèmes MIMO pré-codés.

*** Erwann Piriou 1 est diplômé de l’Institut de Formation Supérieure en Informatique et Communication (IFSIC) de Rennes. Il est actuellement en thèse dans le groupe algorithmes et circuits pour les communications du laboratoire de Traitement Algorithmique et Matériel de la Communication, de l’Information et de la Connaissance (TAMCIC), unité UMR associée CNRS. Ses travaux de thèse portent sur le développement d’une architecture générique paramétrable et reconfigurable pour le turbo décodage de codes produits.


1 Département Electronique -Technopôle Brest-Iroise - CS 83818 - 29238 Brest Cedex


Article (HTML) Accès réservé

bord  
Article consulté
Notice
Article (HTML) Accès réservé
Art.      | >>
 
Recommander l'article à un ami
 
Recherche

Aide        

 
 
 
bord
                                                                                                                                                                                                                                                                                                                                                                                 Haut de page  
Pour mieux profiter du site | Appel à auteurs | Abonnements | CNIL | Copyright | Contacts
Réalisé avec le soutien de la Direction de la Recherche, Ministère de la Recherche (France).
bord Éditeur   Crédits
© EDP Sciences,
2001-2004.